登录
首页 >  科技周边 >  业界新闻

三星宣布完成 16 层混合键合堆叠工艺技术验证,有望在 HBM4 内存大面积应用

来源:IT之家

时间:2024-04-10 21:27:32 363浏览 收藏

本篇文章给大家分享《三星宣布完成 16 层混合键合堆叠工艺技术验证,有望在 HBM4 内存大面积应用》,覆盖了科技周边的常见基础知识,其实一个语言的全部知识点一篇文章是不可能说完的,但希望通过这些问题,让读者对自己的掌握程度有一定的认识(B 数),从而弥补自己的不足,更好的掌握它。

报道称,三星电子的高管Dae Woo Kim表示,在2024年韩国微电子和封装学会年会上,三星电子将完成采用16层混合键合HBM内存技术的验证。据悉,这项技术已通过技术验证。报道还称,此次技术验证将为未来若干年内的内存市场发展奠定基础。

Dae Woo Kim 表示,三星电子成功制造了基于混合键合技术的 16 层堆叠 HBM3 内存,该内存样品工作正常,未来 16 层堆叠混合键合技术将用于 HBM4 内存量产。

三星宣布完成 16 层混合键合堆叠工艺技术验证,有望在 HBM4 内存大面积应用
▲ 图源 The Elec,下同

相较现有键合工艺,混合键合无需在 DRAM 内存层间添加凸块,而是将上下两层直接铜对铜连接,可显著提高信号传输速率,更适应 AI 计算对高带宽的需求。

混合键合还可降低 DRAM 层间距,进而减少 HMB 模块整体高度,但也面临成熟度不足,应用成本昂贵的问题。

三星电子在 HBM4 内存键合技术方面采用两条腿走路的策略,同步开发混合键合和传统的 TC-NCF 工艺。

结合下方图片和本站以往报道,HBM4 的模块高度限制将放宽到 775 微米,有利于继续使用 TC-NCF

三星宣布完成 16 层混合键合堆叠工艺技术验证,有望在 HBM4 内存大面积应用

三星正努力降低 TC-NCF 工艺的晶圆间隙,目标在 HBM4 中将这一高度缩减至 7.0 微米以内。

这份技术也面临着质疑。Dae Woo Kim 回击称三星电子的方案相较竞争对手 SK 海力士的 MR-RUF 更适合 12 层至 16 层的高堆叠模块。

以上就是本文的全部内容了,是否有顺利帮助你解决问题?若是能给你带来学习上的帮助,请大家多多支持golang学习网!更多关于科技周边的相关知识,也可关注golang学习网公众号。

声明:本文转载于:IT之家 如有侵犯,请联系study_golang@163.com删除
相关阅读
更多>
最新阅读
更多>
课程推荐
更多>